TeknolojininElektronik

T flip-flop. Çalışma prensibi, fonksiyonel devre

Tetik - basit bir cihaz dijital bir makinedir. Bu stabilite iki durumu vardır. Bu koşullardan biri bir değer "1" ve "0" için diğer atanır. Doğrudan ve ters: Cihaz durumu ve içinde depolanmış olarak bir ikili bilginin değeri, çıkış sinyalleri saptanır. bir mantık birimine karşılık gelen doğrudan çıkış potansiyeli oluştuğunda durumunda, daha sonra flip-flopun durum birim (ters çıkış potansiyel mantıksal sıfır karşılık gelir) olarak adlandırılan. direkt çıkış potansiyeli değilse, o zaman tetikleyici koşulu sıfır denir.

Tetikleyiciler aşağıdaki özelliklere göre sınıflandırılır:

bilgilerini (senkron ve asenkron) kayıt yöntemiyle 1..

kontrol bilgileri (istatistik, dinamik, tek kademeli, çok aşamalı) yoluyla 2..

3. mantıksal bağlantı gerçekleştirilmesi yolu ile (JK flip-flop, RS-tetikleyiciler T flip flop, D-flip-flop ve diğer türler).

tetikleyiciler her türlü ana parametreler şunlardır: Giriş sinyali, Flip-flop geçiş ve operasyon zaman tanıyacaktır için gerekli gecikme süresi maksimum süresi.

Bu yazıda, en cihazın bu tip, konuşalım nasıl - T takla. Bu tetikleyiciler sayım girişi olarak adlandırılan tek bir bilgi (T) girişi vardır. Her kontrol sinyalinin sayısı (T) girişi kabul sonra isostoyanie değiştirir.

Geçiş tabloya göre, flip-flop işlemi yasası karakteristik denklem ile tarif edilir: burada Q (t + 1) = TtQ't V T'tQt. denklemden giriş (T) için başvuran T flip-flopu geri darbe çıkış birimi olarak durumunu muhafaza edecek, bir mantık sıfır olduğu izler.

Q, t T T Q, (t + 1)
0 0 0
0 1 1
1 0 1
1 1 0

Tablo T-flip-flop ekleme işlemini gerçekleştiren gösterir ve bu tetik sayımı, bilgi (T) giriş sayma giriş başlığı ile sonuçlanmıştır. mandalın girişindeki sinyal düzeyi olarak sıklıkla çıkış (S) de iki kat daha görünür. Bu duruma göre, T-flip-flop, bir frekans bölücü olarak kullanılır.

T-tetiklemeli asenkron tipi aşamalı RS, yani ek bağlantılar ile flip-flop göre inşa edilebilir: tetikleyici çıkışı (Q) girdi (R) ve bir giriş (S) sahip bir çıkış (Q ') bağlı olması gerekir. Veri girişi (T) eşzamanlı giriş (C) olacaktır.

Resmi bir T takla gösterir. Şema işlevsel.

Ve-NO elemanı ile mantıksal bir bir seviye üretecek için başlangıç durumunda, bilgi giriş flip-flop (R ve S) mantık sıfır düzeyi, mantıksal sıfır sayacı (T) girişine uygulanan birinci flip-flop, bir ikinci flip-flop kalıcı bir kopya durumu ortaya çıkabilecek beslenen ikinci flip-flop giriş. T-flip-flop birlik halinde ise, girişler (R ve S), sırasıyla sıfır ve biri seviyelerine temin edilecektir. Mantıksal sayıya eşit bir birinci sinyalin sayım girişi kabul, ilk flip-flop mantık ünitesi yazılır. NAND kapısının çıkışından sıfır seviyesi onun durumuna tarafından bloke olmadığı için ikinci flip-flop devlet, değişmez. sayma darbe girişini (T) uzaklaştırılmasından sonra sıfıra ayarlanır ve ikinci tetik anahtarları mantık birimine edilir.

fotoğrafın T-senkron tetik olarak. Şema işlevsel.

T flip-flopu girişindeki mantıksal bir potansiyel dizisini temsil etmektedir gerektiğinde senkron T flip-flop kullanılır.

Similar articles

 

 

 

 

Trending Now

 

 

 

 

Newest

Copyright © 2018 tr.atomiyme.com. Theme powered by WordPress.